行业动态

News

您的位置 : 首页  >  行业洞察  >  行业动态
英特尔处理器将引入半导体堆叠封装技术
日期:2007-06-26 来源:

        在近日举行的Intel一年一度Research@Intel Day 007活动上,除了再次展示Tera Scale 80核每秒两万亿次运算的惊人能力外,Intel开发人员还透露了对此概念处理器的下一步研发计划,即引入半导体堆叠封装技术。 

  Intel准备在Tera Scale处理器的下一代产品中,一改目前处理器核心与缓存在同一平面上的传统做法,将SRAM缓存叠放在运算核心的顶部。这样做可以将运算核心与缓存间的带宽最大化,同时降低芯片的封装面积,有利于进一步提高频率。

  Intel展示了Tera Scale处理器晶圆。图中标号一的部分是80个处理器核心,而标号2则是缓存部分。它们在同一块晶圆上制造,与传统处理器制造的区别在于,封装阶段,它们不再像图中这样平行放置,而是进行叠放。

相关咨询

销售服务专线:0755-82127888

技术支持专线:0755-82127938

投诉专线:0755-82127989

深圳市华胄科技有限公司 版权所有 © 2005-2023  粤ICP备12085565号-1  销售服务专线:0755-82127888;  技术支持专线:0755-82127938  投诉专线:0755-82127989

微信咨询

关注公众号咨询客服

QQ咨询

咨询客服

在线客服热线

0755-82127888

服务时间

工作日9:00~18:00

在线留言